نمونه سوال درس اصول سیستم های کامپیوتری نیمسال دوم 94-93
بیست فایل

نمونه سوال درس اصول سیستم های کامپیوتری نیمسال دوم 94-93

Current View
counter free hit unique web
دیگر مطالب مرتبط
مطالب مرتبط
متن نوشتاری این نمونه سوال


æ tbd | ×wih . WWWy,29FILE.ORG کاو شنا را به خانههای
2/S = انشتاه پیام نور
«А:»» مر=ح--ز آزمون و سنجش দ্বাজ্জ تعداد سوالات : تستی : ۳۰ تشریحی : ۰ زمان آزمون (دقیقه) : تستی : ۱۲۰ تشریحی : ۰ سری سوال : یک ۱
عن-وان درس : اصول سیستمهای کامپیوتری
رشته تحصیلی /کد درس : ریاضیات و کاربردها، علوم کامپیوتر، علوم کامپیوتر(چند بخشی ) ۱۱۱۵۱۶۳
استفاده از ماشین حساب مهندسی مجاز است
ੋਂ) ੦੭ PT) -
۱. نیم جمع کننده ۲. تمام جمع کننده ۳. نیم تفریق کننده ۴. تمام تفریق کننده
۱- مدار زیر چه کاری انجام می دهد؟
۲- برای یک حافظه DDR با پهنای باند خروجی ۳۲ بیتی و با فرکانسی ۱۰۰۰MHZ ، نرخ انتقال داده ها کدام گزینه است؟
6.4Gbps Y 3.2Gbps - Y 64Gbps - Y 32Gbps .)
۳- در مدار شکل مقابل اگر D ورودی مدار و S خروجی مدار باشد در صورتیکه C مساوی ۰ باشد مدار چه کاری انجام می
دهد ؟ Do Di D2 D3 D4 D5 D6 D7 * エ So S1 S2 S3 S4 S5 S6 S7 ۱. شیفت به راست ۲. شیفت به چپ ۳. انتقال سريال به چپ ۴. انتقال سریال به راست い・ハ・Y・Yめ・AY・) نیمسال دوم ۹۴-۱۳۹۳ = صفحه ۱ از ۸
***
WWWy 29FIL E. ORG . = انشتاه پیام نور کارشناسی - :7ץ:/"זריזו
«А:»» مر=ح--ز آزمون و سنجش
SW %
-
>.
द्रं, NS
تعداد سوالات : تستی : ۳۰ تشریحی : ۰ زمان آزمون (دقیقه) : تستی : ۱۲۰ تشریحی : ۰ سری سوال : ۱ یک
عن-وان درس : اصول سیستمهای کامپیوتری
رشته تحصیلی / کد درس : ریاضیات و کاربردها، علوم کامپیوتر، علوم کامپیوتر(چند بخشی ) ۱۱۱۵۱۶۳
۴- برای طراحی یک ALU بصورت ۳۲ بیتی از ץ"ן ש ALU یک بیتی بصورت متصل استفاده کرده ایم، اگر تاخیر ALU هر کدام ۱IIS باشد و تاخیر انتشار رقم نقلی در هر کدام ۲IIS باشد، جواب جمع دو عدد ۳۲ بیتی در کدام زمان در دسترسی خواهد بود ؟
VYVns : f γΥΛnS . Υ ጳምlms , V Af ns . )
۵- یک حافظه ۴۰۹۶KX32bit معادل کدام است؟
y PMB , f ץ"ןMB .ץ AMB . Y 2 FMB . )
۶- مشکل اصلی طراحی گذرگاه بصورت سنکرون (همگام) مربوط به کدام گزینه است؟ ۱. کم بودن سرعت حافظه به دلیل محدودیت تکنولوژی، ۲. مسئله عدم همزمانی در استفاده از تبادل پیام بین دستگاه ها. ۳. درگیر بودن گذرگاه با سخت افزارهای نامتجانس از نظر سرعت.
۲. کند بودن سرعت کلاک در سیستم گذرگاه سنکرون،
۷- در شکل مقابل نوع داوری گذرگاه چیست؟
Grant level 1 w Potential Potential Potential Potential Master 1 M Master 3 Master 4
Master 2 Central Grant level 2 A A - A * Bus
o v у
Request level 1 v
Request level 2
۱. داوری غیر متمرکز دو سطحی ۲. داوری متمرکز دو سطحی ۲. داوری متمرکز ۴. داوری غیر متمرکز ۸- نوع داوری در گذرگاه PCI به چه صورتی است؟ ۱. متمرکز ۲. متمرکز چند سطحی ۳. غیر متمرکز ۲. غیر متمرکز بسیار سریع い・ハ・Y・Yめ・AY・) نیمسال دوم ۹۴-۱۳۹۳ صفحه ۲ از ۸
***
WWWy 29FIL E. ORG . = انشتاه پیام نور کارشناسی - :7ץ:/"זריזו
«А:»» مر=ح--ز آزمون و سنجش
SN 丝
-
o
|
-
Z ད༽ངོ་
تعداد سوالات : تستی : ۳۰ تشریحی : ۰ زمان آزمون (دقیقه) : تستی : ۱۲۰ تشریحی : ۰ سری سوال : ۱ یک
عن-وان درس : اصول سیستمهای کامپیوتری رشته تحصیلی / کد درس : ریاضیات و کاربردها، علوم کامپیوتر، علوم کامپیوتر(چند بخشی ) ۱۱۱۵۱۶۳
۹- اگر در فرمت کلمه کنترلی شکل مقابل بیت JMFC یک باشد چه آدرسی برای ریزدستور بعدی در MRC قرار می گیرد؟
Bits 9
3 8 9 3 4 J | J | J |S|S|Fo|F1|E|E| | | | |H|O|T|C|L|S|P|M|M|W|R|E M|A|A|L |R Ν Ι Ν Ι ΝΙΝ |9||V|P|이미A||퇴튜 B NEXT ADDRESS IP |M|MILIA A| B | V | CI IC ISI P F|ft|A|| C|N|Z|| 8 || 1 A Ė |D |F | pus MPC= NEXT-ADDRESS . Y MPC=NEXT-ADDRESS OR JAMN . ) MPC=MBR OR NEXT-ADDRESS . Y. MPC= NEXT-ADDRESS OR JAMZ , Y
۱۰- در صورتی که بخواهیم یک عمل انتقال از MBR به TOS و از TOS به MDR را همراه با یک عمل نوشتن و یک دستور انشعاب به 1 Main در یک سیکل ساعت و بترتیب انجام دهیم دستور IJVM متناظر با آن چگونه خواهد بود؟ goto Main1, wr, MDR=TOS=MBR Y TOS=MBR, MDR=TOS, wr, goto Main1 . ) MDR=TOS, TOS=MBR, wr, goto Main1 t MDR=TOS=MBR, wr, goto Main1 . Y.
۱۱- استفاده از کد ویژه WIDE در برخی از دستورات VMلا چه امکانی را برای برنامه نویسی ایجاد می کند؟ ۱. امکان دسترسی به همه فضای حافظه متغیرهای محلی با ایجاد اندیسی ۱۶ بیتی، ۲. ایجاد تنوع بیشتر در دستوراتی مانند ILOAD, IST ORE و افزایش تعداد دستورات VMل ا. ۳. امکان دسترسی به همه فضای حافظه متغیرهای محلی با ایجاد اندیسی ۸ بیتی،
|JVM در |LOAD, ISTORE usus ۲. ایجاد پیاده سازی جدید برای دستوراتی
۱۲- در 2-Mic بیشترین همپوشانی توسط چه عاملی ایجاد می گردد؟ ۱. معماری سه گذرگاهه ۲. استفاده از خط لوله ۳. ادغام حلقه مفسر در دستورات ۴. واحد واکشی مجزا ۱۳- ریز برنامه زیر مربوط به کدام دستور در ماشین 2-MiC است؟ MAR = LV + MBR1U; rd
MAR – SP – SP + 1 TOS = MDR; wr; goto (MBR1)
ΙLΟΑD . * BIPUSH , Y IINC . Y ISTORE . )
۱۰۱۰/۱۰۱۰۳۵۰۸۳ = نیمسال دوم ۹۴-۱۳۹۳ = صفحه ۳ از ۸***
SW 丝
-
-
WWWy 29FIL E. ORG . = انشتاه پیام نور کارشناسی - :7ץ:/"זריזו
«А:»» مر=ح--ز آزمون و سنجش
-> ミー
द्रं, NS
تعداد سوالات : تستی : ۳۰ تشریحی : ۰ زمان آزمون (دقیقه) : تستی : ۱۲۰ تشریحی : ۰ سری سوال : ۱ یک
عن-وان درس : اصول سیستمهای کامپیوتری
رشته تحصیلی / کد درس : ریاضیات و کاربردها، علوم کامپیوتر، علوم کامپیوتر(چند بخشی ) ۱۱۱۵۱۶۳
۱۴- در پایپلاین هفت مرحله ای 4-MiC در صورتی که بیت 8OIO در یک ریز دستور تنظیم شده باشد، اجرای دستورات به چه
G) (2) இ) G) டு டு) G)
IFU H- Decoder H-. Queue H-Operands H-1 Exec H- Write L- Memory
back
. به دلیل وجود انشعاب واحد صف پیام تصدیق را با یک سیکل توقف به واحد رمزگشایی ارسال می کند.
۲. علامت وجود وابستگی داده ای بین دستورات است و واحد رمزگشایی از ارسال ریز دستورات جدید خودداری می کند. ۳. به دلیل وجود انشعاب واحد صف از ارسال پیام تصدیق به واحد رمزگشایی خودداری می کند. ۴. علامت پایان ریز دستورات است و واحد رمزگشایی پس از یک سیکل تاخیر می تواند بقیه ریزدستورات را ارسال کند. ۱۵- در کدام سیاست نوشتن از حافظه کشی در حافظه اصلی محتویات حافظه اصلی زمانی بروز می شود که اولین miss (عدم دسترسی) اتفاق بیفتد؟
۱. پس نویسی ۲. تخصیص نویسی ۳. كامل نويسی ۴. تعویق نویسی
۱۶- در کدام روش پیش بینی انشعاب از یک شبیه ساز برای اجرای برنامه و تعیین رفتار آن استفاده می گردد؟ ۱. روش استاتیک با استفاده از کامپایلر ۲. روش داینامیک با یک بیت پیش بینی
۲. روش استاتیک پروفایلینگ ۴. روش داینامیک با دو بیت پیش بینی
۱۷- فرض کنیم می خواهیم برنامه ای در ۱۰۰ خط در زبان سطح بالا بنویسیم که ۱۰ درصد برنامه ۹۰ درصد زمان اجرا را به خود اختصاص می دهد. با فرض اینکه نوشتن برنامه در زبان سطح بالا ۱۰ روز زمان و اجرای آن ۱۰۰ ثانیه زمان لازم داشته باشد و نوشتن آن در زبان اسمبلی ۵ برابر زمان و اجرای آن ۳ برابر سریعتر از برنامه سطح بالا باشد، به عنوان یک روش ترکیبی ۱۰ درصد پیچیده برنامه با زبان اسمبلی و ۹۰ در صد دیگر با زبان سطح بالا نوشته شده است. در اینصورت زمان اجرای برنامه ترکیبی نسبت به زبان سطح بالا در این برنامه چگونه است؟
۱.۵۰۱ برابر سریعتر است. ۱.۵۰۲ برابر کندتر است.
۳. ۲.۵ برابر سریعتر است. ۲۰۵۰۴ برابر کند تر است.
۱۸- اسمبلر پردازنده های اینتل، موتورولا و اسپارسی برای رزرو فضای متغیرها در حافظه از چه فرمتی استفاده می کنند؟ DD (Define Double), DC (Define Constant), W (Word)
intel-DD . motorolla –DC. SPARC-W Y intel-DD . motorolla —DC. SPARC-DD . ) intel_DC. motorolla —DD . SPARC_W . ; intel_DD motorolla —DD . SPARC DD . Y. い・ハ・Y・Yめ・AY・) نیمسال دوم ۹۴-۱۳۹۳ صفحه ۴ از ۸
***

نطر کاربران درباره این مطلب
نظر شما درباره این مطلب:

نام :

پیشنهاد :