Enter the password to open this PDF file:
-
-
-
-
-
-
-
-
-
-
-
-
. . .: کارشناسی مرکز آزمون و سنجش حضرت علی(ع): ارزش هر کسی به میزان دانایی و تخصصی اوست 7تعداد سوالات : تستی : ۲۵ تشریحی : ۵ زمان آزمون (دقیقه) : تستی : ۶۰ تشریحی : ۶۰ سری سوال : یک ۱عن-وان درس : طراحی خود کار مدارهای دیجیتال رشته تحصیلی / کد درس : مهندسی کامپیوتر (سخت افزار) چند بخشی ۱۱۱۵۲۱۳استفاده از ماشین حساب مهندسی مجاز است۱- کدام گزینه بهترین روش در طرح های متوسط و پیچیده برای ساخت نمونه اولیه می باشد؟۱. روش نیمه سفارشی ۲. استفاده از قطعات استاندار۳. استفاده از قطعات برنامه پذیر ۴. روش تمام سفارشی۲- کدام گزینه از مدارات برنامه پذیر نیست؟FPGA . f PLD . Y ΡRΟΜ. Υ ROM . )↑ ←Ꮩ8Ꮪ, 1 ᏮᏙ8R . Ꮉ \ z V8R , Y \ z V8S , Y ↑ >Ꮩ8Ꮯ . "۴- کدام گزینه مربوط به درشت سلول منطقی (ماکروسل) با خروجی ترکیبی مربوط به 10 GAL22V است؟۵- کدام گزینه از انواع FPGA بر اساس ساختار منابع اتصالی نیست؟ ۱. با استفاده از آنتی فیوز ۲. با استفاده از فیوز ۳. با استفاده از دیود۴. یک سری ترانزیستور که به وسیله EPROM کنترل می شود.V."וץ. ו. ון. ו. ו صفحه ۱ از ۹نیمسال دوم ۹۱-۱۳۹۰ ***. . .: کارشناسی --- - - - டிய கள்: مرکز آزمون و سنجش حضرت علی(ع): ارزش هر کسی به میزان دانایی و تخصصی اوست تعداد سوالات : تستی : ۲۵ تشریحی : ۵ زمان آزمون (دقیقه) : تستی : ۶۰ تشریحی : ۶۰ سری سوال : ۱ یکعن-وان درس : طراحی خود کار مدارهای دیجیتالرشته تحصیلی / کد درس : مهندسی کامپیوتر (سخت افزار) چند بخشی ۱۱۱۵۲۱۳۶- کدام گزینه از کاربردهای FPGA است؟مورد اول : جایگزینی تراشه های اVLSمورد دوم : ساخت نمونه اولیهمورد سوم : مدارات مجتمع با کاربرد خاصیمورد چهارم : سخت افزارهای قابل پیکربندی مجدد در جا۱. همه موارد ۲. همه موارد بجز مورد اول۳. همه موارد بجز مورد چهارم ۴. فقط مورد اول و چهارم ۷- کدام گزینه جمله زیر را به طور صحیح کامل می کند؟ تشکیل شده است و مولد های تابع منطقی مهمترین عناصر برنامه ریزی ..CLB – FPGA – CLB . Y CLB – CLB – FPGA . )----- یک ....... از تعداد زیادیFPGA – CLB – FPGA . f CLB – FPGA - FPGA .W.۸- کدام گزینه بیان غلطی در مورد VIIIDL ارائه می کند؟ ۱. توصیف جریان داده ، بر اساس انتقال داده بین ثبات ها انجام می شود. ۲. VIIDL می تواند دستورات ترتیبی را به ترتیب نوشتن آنها اجرا کند. ۳. VHDL امکان توصیف سیستم دیجیتال را در هر دو حوزه رفتاری و ساختاری ارائه می دهد. ۴. مدل ساختاری دو نوع است که عبارتند از جریان داده و الگوریتمی۹- کدام بیان در مورد Critity گزینه غلطی را بیان می کند؟ ۱. تعریف Critity با کلمه رزرو شده Critity شروع می شود. ۲. بخش CIllity در VIIDL شامل یک نام برای CIllity ولیست ورودی و خروجی ها است. ۳. ENTITY NAME_OF_ : شناسه ای است که لازم است توسط کاربر انتخاب گردد. ۴. در Critity از کلمه رزرو شده DOrt برای مشخص کردن ارتباطات بین Critity و دنیای خارج آن استفاده می شود.۱۰- کدام از گزینه های زیر از مزایای استفاده از مدارات برنامه پذیر می باشد؟ ۱. هزینه ساخت و نگهداری کمتر آ : سهولت تست مدار۳. استفاده مجدد از کتابخانه ها ۴ . همه مواردصفحه ۲ از ۹V."וץ. ו. ון. ו. ו نیمسال دوم ۹۱-۱۳۹۰ ***. . . = دانشگاه پیام نور کارشناسی مرکز آزمون و سنجش حضرت علی(ع): ارزش هر کسی به میزان دانایی و تخصصی اوست تعداد سوالات : تستی : ۲۵ تشریحی : ۵ زمان آزمون (دقیقه) : تستی : ۶۰ تشریحی : ۶۰ سری سوال : ۱ یک عن-وان درس : طراحی خود کار مدارهای دیجیتالرشته تحصیلی / کد درس : مهندسی کامپیوتر (سخت افزار) چند بخشی ۱۱۱۵۲۱۳۱۱- شناسه غیر معتبر کدام گزینه است؟My_gate 1 . " f_10 . r D10 . Y Gate—input . )۱۲- در مورد دستورات شرطی کدام گزینه غلط است؟۱. دستور exit از روی باقیمانده دستورات IOOP|پرش کرده و اجرای برنامه را از دستور بعداز IOOP ادامه می دهد.۲. دستور BaSiC-LOOP شرط تکرار ندارد، بطور پیوسته اجرا می شود تا به یک دستور eXit یا Ilext برسد. ۳. دستور While-LOOp برای جاهائی که تعداد دفعات تکرار با یک Integer شمارش می شود، بکار می رود. ۴. دستور IICXt باقیمانده دستورات تکرار جاری حلقه را رها کرده و به تکرار بعدی حلقه می رود.۱۳- کدام مورد جزو مدلسازی ساختاری می باشد؟ مورد اول : سیگنال ها و مولفه ها در قسمت COm DOnent تعریف می شوند. مورد دوم : اعلان لیستی شامل مولفه هائی که در مدار استفاده می شود. مورد سوم : معرفی سیگنال هائی که شبکه اتصالی بین مولفه ها را تشکیل می دهند. مورد چهارم : به هر نمونه از هر مولفه، یک برچسب یکتا تعلق گیرد.۱. مورد اولی ۲. همه موارد بجز مورد اول۳. مورد سوم ۴. همه موارد بجز مورد سوم۱۴- کدام گزینه عبارت زیر در مورد تاخیر در VIIDL را به طور صحیح کامل می کند؟ ....... برای مدل کردن تاخیر خطوط سیمی در بردها و المانهای تاخیر در مدارات و تاخیر مسیر سیگنالها در داخل lCها استفاده می شود. ۱. تاخیر ترکیبی ۲. تاخیر لختی ۳. تاخیر سیگنالینگ ۴. تاخیر انتقالی ۱۵- گزینه غلط را مشخص کنید. ۱. در خواندن فایل برای تشخیص اینکه آخرین عنصر فایل خوانده شده یا خیر می توان از finiSil file استفاده نمود. ۲. یک فایل در زبان VIIDL یک کلاسی از شیی است که برای ذخیره داده ها استفاده می شود. ۳. پروسیجر شامل یک سری دستورات برای انجام یک کار است.۴. تابع (فانکشن) شامل یک سری از دستورات جهت محاسبه یک مقدار است.V."וץ. ו. ון. ו. וنیمسال دوم ۹۱-۱۳۹۰صفحه ۳ از ۹***. . .: کارشناسی --- - - - டிய கள்: مرکز آزمون و سنجش حضرت علی(ع): ارزش هر کسی به میزان دانایی و تخصصی اوست تعداد سوالات : تستی : ۲۵ تشریحی : ۵ زمان آزمون (دقیقه) : تستی : ۶۰ تشریحی : ۶۰ سری سوال : ۱ یکعن-وان درس : طراحی خود کار مدارهای دیجیتالرشته تحصیلی / کد درس : مهندسی کامپیوتر (سخت افزار) چند بخشی ۱۱۱۵۲۱۳ም\-- قطعه برنامه زیر مربوط به کدام گزینه است ؟ entity oooooooo is port ( x: in std logic; y: in sta_logic; F: out sta_logic ) ; end xxxxxxxx : architecture behvi of xxxxxxxx is begin process (x, y) begin -- compare to truth table if (x='0' and y='0") thenF <= • 1* ; else F := 0", erad if;end process; end behv1;\ . NAND دو ورودى NOR Y دو ورودى .OR . Y دو ورودى .AND . Y دو ورودى ۱۷- کدام گزینه جمله زیر را به طور صحیح کامل می کند؟ در توصیف طرح به زبان VIIDL بخش ------ برای تعریف درگاه های ورودی خروجی مدار استفاده می شود. inout . f process . Y. architecture . Y. entity .) ۱۰۱۰/۱۰۱۰۲۳۰۷ = نیمسال دوم ۹۱-۱۳۹۰ صفحه ۴ از ۹***